¼¼¼Ç Æ®·¢
5¿ù 8ÀÏ (¼ö¿äÀÏ)
|
WB4
Ç×°øÀüÀÚ¥±
|
||
WB4-1
14:30~14:50
[00110] ARINC 653 ±â¹Ý Ç×°ø±â ¼ÒÇÁÆ®¿þ¾îÀÇ signal handler·Î ÀÎÇÑ ¿øÀÚ¼º À§¹è¸¦ ȸÇÇÇÏ´Â ±â¹ý
WB4-2
14:50~15:10
[00239] T/FA-50 Ç×°ø±â žÀçÈÆ·ÃÀåÄ¡(ETU) Àû¿ë ¹æ¾È ¹× ±â´ë È¿°ú¿¡ ´ëÇÑ ¿¬±¸
WB4-4
15:30~15:50
[00020] Xilinx FPGA GTH/GTY¸¦ ±â¹ÝÀ¸·Î ÇÑ °í¼Ó Åë½Å ÀÎÅÍÆäÀ̽º ¼º´É Çâ»ó¿¡ °üÇÑ ¿¬±¸
WB4-5
15:50~16:10
[00026] °í¼Ó ½Ã¸®¾ó ÀÎÅÍÆäÀ̽º¸¦ Ȱ¿ëÇÑ µ¥ÀÌÅÍ µ¿±âÈ ½Ã½ºÅÛ ¼³°è¿¡ °üÇÑ ¿¬±¸
